

#### UNIVERSIDAD DE SONORA

### DIVISIÓN DE INGENIERÍA

Departamento de Ingeniería Industrial Programa: Ingeniería Mecatrónica, Plan 2007-2

| Asignatura: Electrónica Digital                                 |        | Clave: 9949 Semestre: VII |
|-----------------------------------------------------------------|--------|---------------------------|
| Tipo: Obligatoria H. Teoría: 2 H. Práctica: 2 H. Laboratorio: 1 | HSM: 5 | Créditos: 7               |
|                                                                 |        |                           |

Requisitos: Materia Clave Electrónica Analógica 9946

#### **Objetivo General**:

El alumno aprenderá las técnicas de diseño, simulación e implementación de los sistemas digitales, así como su relación en el diseño de sistemas mecatrónicos.

#### **CONTENIDO DEL PROGRAMA**

| Nombre del Tema      | Objetivo del tema                                                                                                                                                                  | Hrs. por | Subtemas                                        | Hrs. por | Referencia     |
|----------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------|-------------------------------------------------|----------|----------------|
|                      |                                                                                                                                                                                    | Tema     |                                                 | subtema  | Libro/Capítulo |
| 1.Algebra Booleana   | El alumno aprenderá la aplicación de las leyes                                                                                                                                     | 12       | 1. Operaciones Básicas.                         | 2        | 1/2,15         |
|                      | y operaciones del algebra booleana.                                                                                                                                                |          | 2. Leyes y Teoremas del algebra                 | 3        |                |
|                      | Diseñará un circuito lógico combinatorio                                                                                                                                           |          | booleana.                                       |          | 2/ 2,3,4       |
|                      | partiendo de la descripción del comportamiento                                                                                                                                     |          | 3. Simplificación algebraica de                 | 2        |                |
|                      | deseado del circuito.                                                                                                                                                              |          | expresiones de conmutación.                     |          | 3/3            |
|                      |                                                                                                                                                                                    |          | 4. Diseño lógico combinatorio.                  | 2        |                |
|                      |                                                                                                                                                                                    |          | 5. Expansiones generales de términos            | 2        |                |
|                      |                                                                                                                                                                                    |          | producto y términos suma.                       |          |                |
|                      |                                                                                                                                                                                    |          | 6. Funciones especificadas de forma incompleta. | 1        |                |
| 2. Mapas de Karnaugh | El alumno construirá el mapa de Karnaugh                                                                                                                                           |          | 1. Formas mínimas.                              | 2        | 1/ 15          |
|                      | dada una función de 2 a 4 variables. Obtendrá                                                                                                                                      |          | 2. Mapas de Karnaugh de 2,3 y 4                 | 4        | 2/5            |
|                      | la suma de productos mínima o el producto de                                                                                                                                       |          | variables.                                      |          | 3/4            |
|                      | sumas mínimo de una función a partir del<br>mapa. Comprender la relación entre las<br>operaciones realizadas utilizando el mapa y las<br>correspondientes operaciones algebraicas. | 10       | 3. Obtención de expresiones mínimas.            | 4        | 4/3            |

Clave: 9949 Página: 1 de 5



### UNIVERSIDAD DE SONORA

### DIVISIÓN DE INGENIERÍA

Departamento de Ingeniería Industrial

Programa: Ingeniería Mecatrónica Plan 2007-2

| 3. Diseño y Simulación de<br>Circuitos Combinatorios | El alumno aprenderá a dibujar un diagrama temporal para un circuito combinatorio con retardos de compuerta lógica. Implementará una función de conmutación empleando un circuito de dos niveles que esté libre de peligros estáticos y dinámicos.  Diseñar un circuito lógico usando un simulador. | 10 | <ol> <li>Diseño de circuitos combinatorios</li> <li>Retardos de compuertas lógicas y diagramas temporales.</li> <li>Simulación de circuitos lógicos.</li> </ol>                                                      | 2<br>2<br>6                     | 2/8<br>3/4<br>4/4               |
|------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------|---------------------------------|
| 4. Multiplextores,<br>Decodificadores y PLD          | El alumno implementará un multiplexor utilizando compuertas lógicas. Utilizará una ROM para desarrollar un conjunto de funciones lógicas. Determinará el patrón de programación necesario para implementar un conjunto de funciones lógicas con una PLA.                                           | 10 | Multiplexores.  1. Buffers Tri-estado.  2. Decodificadores y codificadores.  3. Memorias ROM.  4. Dispositivos Lógicos programables.  5. Introducción a los dispositivos CPLD y dispositivos FPGA.                   | 2<br>1<br>2<br>2<br>2<br>2<br>1 | 2/9<br>3/ 12                    |
| 5. Biestables, Latches y<br>Contadores               | El alumno construirá diagramas temporales que muestren cómo varía cada señal del circuito en función del tiempo. Mostrará cómo pueden construirse latches, biestables y contadores mediante el diseño lógico.                                                                                      | 10 | <ol> <li>Introducción a los dispositivos con memoria.</li> <li>Latch tipo SR y D.</li> <li>Flip Flops tipo D, JK, T, SR disparado por flanco.</li> <li>Diseño de contadores.</li> </ol>                              | 2<br>2<br>4<br>2                | 2/11,12<br>3/ 5,6,7             |
| 6. Diseño de Circuitos<br>Secuenciales               | El alumno aprenderá a diseñar un circuito secuencial utilizando compuertas lógicas y biestables. Desarrollará un circuito secuencial utilizando una ROM, PLA y biestables.                                                                                                                         | 10 | <ol> <li>Introducción al diseño de circuitos secuenciales.</li> <li>Diseño de circuitos secuenciales utilizado memorias ROM.</li> <li>Simulación de circuitos secuenciales.</li> <li>Problemas de Diseño.</li> </ol> | 2<br>3<br>2<br>3                | 2/13,16<br>3/ 11, 12<br>4/5,7,9 |

Clave: 9949 Página: 2 de 5



#### UNIVERSIDAD DE SONORA

## DIVISIÓN DE INGENIERÍA

Departamento de Ingeniería Industrial Programa: Ingeniería Mecatrónica Plan 2007-2

| 7. Circuitos Para Operaciones | El alumno comprenderá la operación de         | 6 | 1. Sumador serie con acumulador.       | 2 | 2/18 |
|-------------------------------|-----------------------------------------------|---|----------------------------------------|---|------|
| Aritméticas                   | diversos circuitos para la suma, resta,       |   | 2. Diseño de un multiplicador paralelo | 2 | 3/6  |
|                               | multiplicación y división de números binarios |   | 3. Diseño de un divisor binario        | 2 |      |
|                               | y otras operaciones similares.                |   |                                        |   |      |
|                               |                                               |   |                                        |   |      |
|                               |                                               |   |                                        |   |      |

Clave: 9949 Página: 3 de 5



#### UNIVERSIDAD DE SONORA

#### DIVISIÓN DE INGENIERÍA

Departamento de Ingeniería Industrial

Programa: Ingeniería Mecatrónica Plan 2007-2

### METODOLOGÍA Y RECURSOS DIDÁCTICOS

- Exposición en pizarrón por parte del profesor.
- Resolución de problemas en clase y mediante tareas por parte del alumno.
- Exposición de aplicaciones por parte del profesor y por parte del alumno.
- Elaboración de prácticas de laboratorio.

### FORMA DE EVALUACIÓN

-3 Exámenes 60% (20% cada uno)

-Prácticas 30%

-Tareas 10%

### PERFIL ACADÉMICO DEL MAESTRO

Maestro en ciencias o ingeniería con formación académica en Informática, Computación, Matemáticas o Electrónica, con experiencia en Sistemas Digitales.

Clave: 9949 Página: 4 de 5



### UNIVERSIDAD DE SONORA

### DIVISIÓN DE INGENIERÍA

Departamento de Ingeniería Industrial

Programa: Ingeniería Mecatrónica Plan 2007-2

## **BIBLIOGRAFÍA:**

| NUMERO | AUTOR                          | TITULO                                        | EDITORIAL     | EDICIÓN | AÑO  |
|--------|--------------------------------|-----------------------------------------------|---------------|---------|------|
| 1      | Grimaldi Ralph P.              | Matemáticas Discreta y Combinatoria. Una      | Prentice Hall | TERCERA | 1998 |
|        |                                | introducción con aplicaciones.                |               |         |      |
| 2      | Roth Charles h. Jr.            | Fundamentos de diseño lógico.                 | Thomson       | QUINTA  | 2004 |
|        |                                |                                               |               |         |      |
| 3      | Tocci Ronald J. y Widmer Neals | Sistemas Digitales Principios y Aplicaciones. | Pearson       | OCTAVA  | 2003 |
|        |                                |                                               |               |         |      |
| 4      | Morris Mano                    | Diseño Digital                                | Pearson       | TERCERA | 2003 |
|        |                                | -                                             |               |         |      |

Clave: 9949 Página: 5 de 5